Disseny d'una porta lògica NOT per a una senyal TTL

 

 

El que necessitem son els següents components:

 

-1 resistència de 1k

-1 cable xarxa elèctrica

-1 placa baq paso 2.54 80x100

-1 fusible 5x20  1 a 10A

-1 portafusible C.I. PF-97

-4 Hembrillas N-R-A 4 mm

-1 puente rectificador. B-380C-1000

-1 Caixa de plastic PP19N

-1 C.I. 74-HC-04

-1 C.I. 7805

-1 trasf. alim. 6+6 0.3A

-1 Cond. elec.R. 25 V 1000uF

 

 

El primer que cal fer es la font d'alimentació per tal d'aconseguir els 5V d'una senyal TTL

 

 

 

Amb les eixides aquestes, connectem la eixida de 5v al pin 14 del CI 74hc04 i l'eixida de 0V al pin 7 del CI 74hc04. Com el que volem invertir es una senyal TTL, fique una entrada per el pin 1 del CI 74hc04 i una eixida en el pin 2 del CI 74hc04, d'aquesta manera tindrem la senyal que entra pel pin1 invertida en el pin2. Cal muntar la caixa i hem acabat. Tant la senyal d'entrada com la de eixida han d'estar connectades a terra, en el punt 0V.

 

 

 

 

 

 

 

 

 

 

 

  Cicuito integrado NOT TTL 7404 

 

Cuadro de propiedades

Norma CEI Cápsula

Cicuito Integrado:
Operador:
Tecnología:
Puertas:
Entradas:
Cápsula:
Comentario:
 

7404, 74LS04, 74S04
NOT
TTL
6
1 por puerta
DIP 14 pins
X
 
CI, 7404, NOT, TTL

Características técnicas:

Parámetro 7404 74LS04 74S04 UNIDAD
Tensión de alimentación Vcc 5 ±0.25 5±0.25 5±0.25 V
Tensión de entrada nivel alto VIH 2.0 a 5.5 2.0 a 7.0 2.0 a 5.5 V
Tensión de entrada nivel bajo VIL -0.5 a 0.8  -0.5 a 0.8 -0.5 a 0.8 V
Tensión de salida nivel alto VOH
condiciones de funcionamiento:
V CC = 4.75, VIL = 0.8
2.4 a 3.4  2.7 a 3.4  2.7 a 3.4  V
Tensión de salida nivel bajo VOL
condiciones de funcionamiento:
V CC = 4.75, VIH = 2.0
0.2 a 0.4  0.35 a 0.5  máx 0.5  V
Corriente de salida nivel alto IOH máx -0.4  máx -0.4 máx -1 mA
Corriente de salida nivel alto IOL máx 16  máx 8 máx 20 mA
Tiempo de propagación 10.0  9.5 3.0 ns
         

 

Entrada

Salida

Tabla veritativa

A

Y

La tabla veritartiva se llama de verdad y tabla de combinaciones. Expresa los valores de una expresión lógica para las diferentes combinaciones de los valores de las variables que figuran en la expresión.

L

H
H L

TTL, acrónimo Inglés de Transistor-Transistor Logic o "Lógica Transistor a Transistor". Tecnología de construcción de circuitos electrónicos digitales, en los que los elementos de entrada de la red lógica son transistores, así como los elementos de salida del dispositivo. Las características de la tecnología utilizada, en la familia TTL, condiciona los parámetros que se describen en sus hojas de caracteristicas según el fabricante: Su tensión de alimentación caracteristica se halla comprendida entre los 4'75V y los 5'25V como se ve un rango muy estrecho debido a esto, los niveles lógicos vienen definidos por el rango de tensión comprendida entre 0'2V y 0'8V para el estado L y los 2'4V y Vcc para el estado H. La velocidad de transmisión entre los estados lógicos es su mejor baza, ciertamente esta caracteristica le hacer aumentar su consumo siendo su mayor enemigo. Motivo por el cual han aparecido diferentes versiones de TTL como FAST, LS, S, etc y últimamente los TTL: HC, HCT y HCTLS. En algunos casos puede alcanzar poco mas de los 250Mhz.

La electrónica digital de alta velocidad actual se encuentra dominada por dos tecnologías fundamentales : una basada en la lógica transistor-transistor (TTL) y la otra en la lógica MOSFET complementario (CMOS).

En electrónica digital, los dos posibles estados binarios se representan mediante tensiones y se conoce como tecnología TTL. Esta particularidad presenta una gran diferencia entre los sistemas digitales y los analógicos. En los digitales, el valor exacto de la tensión no es importante; por ejemplo, una tensión de 3,6 V tiene el mismo significado que una tensión de 4,5 V. En los sistemas analógicos, el valor exacto es muy importante. Eso implica que los sistemas digitales son más inmunes al ruido; es decir, que una variación de la tensión, dentro del rango permitido, no es importante.

Operador:

NO, se denomina operador NOT, inversor y operador negación; es el más secillo de los operadores lógicos. La salida está en estado lógico 0, si, y solamente si, la entrada lógica está en estado 1.

Denominación de RAE de Acrónimo  

Nota:

Las fuentes utilizadas como apoyo para la creación de esta página han sido: La enciclopedia Libre Wikipedia y la enciclopedia Lexis 22, y según bibliografia.

Tengo por norma utilizar para la separación de los decimales, el punto (.) en lugar de la coma (,). 

Por último, pero muy importante; no me hago responsable del daño físico o psicológico que pudiera derivar de la utilización de estos datos. Siempre es aconsejable asesorarse por un especialista cualificado (Si es usted estudiante, hágale caso a sus profesores, si no lo és, hágale caso a hacienda).

 

Informació obtinguda en:  http://www.gestialba.com/public/electronica/eletacast003.htm

 

 

 

 

Logical NOT Gate

 

Figure 15: Logical inverter (NOT gate) circuit.
\includegraphics{lab3-inverter.eps}

The circuit of Figure 15 is identical in form to the switch circuit of Section 3.2, except that we consider the behavior of the circuit as a logic gate with input and output terminals labelled with $V_{in}$ and $V_{out}$ in the figure. When $V_{in}$ is above about 0.6 V, the base current turns on, significant current flows through $R_C$, and $V_{out}$ drops. Conversely, when $V_{in}$ drops below 0.6 V, the base and collector currents are zero, the voltage drop across $R_C$ is zero, and $V_{out}$ is 5 V. Hence, this circuit inverts its input, at least in the crude sense that when $V_{in}$ is high, $V_{out}$ is low and vice versa.

 

Assignment

  1. Construct the circuit of Figure 15 using $R_C =
1$ k$\Omega $. Produce a graph of $V_{out}$ vs. $V_{in}$ covering values of $V_{in}$ in the range 0-5 V for both $R_B = 10$ k$\Omega $ and $R_B = 100$ k$\Omega $.

     

  2. The TTL (Transistor-Transistor Logic) digital logic standard assigns voltages in the range 0-0.8 V the value 0 or ``false'' and voltages in the range 2.0-5 V the value 1 or ``true.'' Drive the circuit with a square pulse signal alternating between 0 V and 5 V (not between -2.5 V and +2,5 V). You will need to use the DC offset knob on the function generator to produce this signal. Based on this observation and your graph of the transfer function of the circuit, comment on the extent to which this device behaves like a logical inverter, or NOT gate, with the truth table:

     

    $V_{in}$ $V_{out}$
    0-0.8 V ``false'' 2.4-5 V ``true''
    2.0-5 V ``true'' 0-0.4 V ``false''

    Which of the two values of $R_B$ is better for this application? Explain.

     

  3. Construct Spice simulations for comparison with your measurements. You will need to include the following .MODEL statement for a generic npn bipolar junction transistor (with $\beta = 100$) in your circuit file.
    .MODEL Qnpn NPN(BF=100)
    
    You can then specify transistors with statements of the form
    [Name] [C] [B] [E] Qnpn
    
    where the [C], [B], and [E] entries identify the collector, base, and emitter nodes, respectively.

Informació obtinguda en:

http://webpages.ursinus.edu/lriley/ref/circuits/node4.html

 

 

Altra informació:

 

http://eletronicadigital.br.tripod.com/cap_5.htm